mb/starlabs/starbook/mtl: Remove comments for disconnected GPIOs
Change-Id: I24c7529fdf606268d1ed1b838912b6448520d816 Signed-off-by: Sean Rhodes <sean@starlabs.systems> Reviewed-on: https://review.coreboot.org/c/coreboot/+/87129 Tested-by: build bot (Jenkins) <no-reply@coreboot.org> Reviewed-by: Matt DeVillier <matt.devillier@gmail.com>
This commit is contained in:
parent
df75ed084f
commit
337fc4230c
1 changed files with 0 additions and 188 deletions
|
|
@ -89,349 +89,161 @@ const struct pad_config gpio_table[] = {
|
|||
PAD_CFG_GPO(GPP_F20, 0, RSMRST), /* SVID [ Present / Disabled ] */
|
||||
PAD_CFG_GPO(GPP_F21, 0, RSMRST), /* CCD [ BSSB-LS / BALTIC ] */
|
||||
|
||||
/* V02: PCIE_WAKE_LAN */
|
||||
PAD_NC(GPP_V02, NONE),
|
||||
/* V06: GPD_6_SLP_A_N */
|
||||
PAD_NC(GPP_V06, NONE),
|
||||
/* V07: */
|
||||
PAD_NC(GPP_V07, NONE),
|
||||
/* V09: GPD_9_SLP_WLAN_N */
|
||||
PAD_NC(GPP_V09, NONE),
|
||||
/* V10: PM_SLP_S5_N */
|
||||
PAD_NC(GPP_V10, NONE),
|
||||
/* V11: LANPHY_ENABLE */
|
||||
PAD_NC(GPP_V11, NONE),
|
||||
/* V12: SLP_LAN_N */
|
||||
PAD_NC(GPP_V12, NONE),
|
||||
/* V13 */
|
||||
PAD_NC(GPP_V13, NONE),
|
||||
/* V14: WAKE_N */
|
||||
PAD_NC(GPP_V14, NONE),
|
||||
/* V15: */
|
||||
PAD_NC(GPP_V15, NONE),
|
||||
/* V16: */
|
||||
PAD_NC(GPP_V16, NONE),
|
||||
/* V17: */
|
||||
PAD_NC(GPP_V17, NONE),
|
||||
/* V18: */
|
||||
PAD_NC(GPP_V18, NONE),
|
||||
/* V19: */
|
||||
PAD_NC(GPP_V19, NONE),
|
||||
/* V20: */
|
||||
PAD_NC(GPP_V20, NONE),
|
||||
/* V21: */
|
||||
PAD_NC(GPP_V21, NONE),
|
||||
/* V22: */
|
||||
PAD_NC(GPP_V22, NONE),
|
||||
/* V23: */
|
||||
PAD_NC(GPP_V23, NONE),
|
||||
|
||||
/*
|
||||
* GPP_C
|
||||
* Start: GPP_C00
|
||||
* End: GPP_C23
|
||||
*/
|
||||
/* C03: SML0_CLK */
|
||||
PAD_NC(GPP_C03, NONE),
|
||||
/* C04: SML0_DATA */
|
||||
PAD_NC(GPP_C04, NONE),
|
||||
/* C08: SML1ALERT */
|
||||
PAD_NC(GPP_C08, NONE),
|
||||
/* C09: */
|
||||
PAD_NC(GPP_C09, NONE),
|
||||
/* C10: */
|
||||
PAD_NC(GPP_C10, NONE),
|
||||
/* C11: */
|
||||
PAD_NC(GPP_C11, NONE),
|
||||
/* C12: CLKREQ3 */
|
||||
PAD_NC(GPP_C12, NONE),
|
||||
/* C13: */
|
||||
PAD_NC(GPP_C13, NONE),
|
||||
/* C14: */
|
||||
PAD_NC(GPP_C14, NONE),
|
||||
/* C15: */
|
||||
PAD_NC(GPP_C15, NONE),
|
||||
/* C16: */
|
||||
PAD_NC(GPP_C16, NONE),
|
||||
/* C17: */
|
||||
PAD_NC(GPP_C17, NONE),
|
||||
/* C18: */
|
||||
PAD_NC(GPP_C18, NONE),
|
||||
/* C19: */
|
||||
PAD_NC(GPP_C19, NONE),
|
||||
/* C20: */
|
||||
PAD_NC(GPP_C20, NONE),
|
||||
/* C21: */
|
||||
PAD_NC(GPP_C21, NONE),
|
||||
/* C22: */
|
||||
PAD_NC(GPP_C22, NONE),
|
||||
/* C23: */
|
||||
PAD_NC(GPP_C23, NONE),
|
||||
|
||||
/*
|
||||
* GPP_A
|
||||
* Start: GPP_A00
|
||||
* End: GPP_A23
|
||||
*/
|
||||
/* A07: */
|
||||
PAD_NC(GPP_A07, NONE),
|
||||
/* A08: */
|
||||
PAD_NC(GPP_A08, NONE),
|
||||
/* A09: */
|
||||
PAD_NC(GPP_A09, NONE),
|
||||
/* A10: */
|
||||
PAD_NC(GPP_A10, NONE),
|
||||
/* A11: */
|
||||
PAD_NC(GPP_A11, NONE),
|
||||
/* A12: WLAN_PEWAKE */
|
||||
PAD_NC(GPP_A12, NONE),
|
||||
/* A13: */
|
||||
PAD_NC(GPP_A13, NONE),
|
||||
/* A14: */
|
||||
PAD_NC(GPP_A14, NONE),
|
||||
/* A15: */
|
||||
PAD_NC(GPP_A15, NONE),
|
||||
/* A16: */
|
||||
PAD_NC(GPP_A16, NONE),
|
||||
/* A17: EC_SLP_S0_CS_N */
|
||||
PAD_NC(GPP_A17, NONE),
|
||||
/* A18: */
|
||||
PAD_NC(GPP_A18, NONE),
|
||||
/* A19: */
|
||||
PAD_NC(GPP_A19, NONE),
|
||||
/* A22: */
|
||||
PAD_NC(GPP_A22, NONE),
|
||||
/* A23: */
|
||||
PAD_NC(GPP_A23, NONE),
|
||||
|
||||
/*
|
||||
* GPP_E
|
||||
* Start: GPP_E00
|
||||
* End: GPP_E23
|
||||
*/
|
||||
/* E00: */
|
||||
PAD_NC(GPP_E00, NONE),
|
||||
/* E01: */
|
||||
PAD_NC(GPP_E01, NONE),
|
||||
/* E02: */
|
||||
PAD_NC(GPP_E02, NONE),
|
||||
/* E03: */
|
||||
PAD_NC(GPP_E03, NONE),
|
||||
/* E04: M.2_SSD_DEVSLP0 */
|
||||
PAD_NC(GPP_E04, NONE),
|
||||
/* E05: */
|
||||
PAD_NC(GPP_E05, NONE),
|
||||
/* E07: */
|
||||
PAD_NC(GPP_E07, NONE),
|
||||
/* E08: */
|
||||
PAD_NC(GPP_E08, NONE),
|
||||
/* E09: USB2_OC0 */
|
||||
PAD_NC(GPP_E09, NONE),
|
||||
/* E10: */
|
||||
PAD_NC(GPP_E10, NONE),
|
||||
/* E11: */
|
||||
PAD_NC(GPP_E11, NONE),
|
||||
/* E12: */
|
||||
PAD_NC(GPP_E12, NONE),
|
||||
/* E13: */
|
||||
PAD_NC(GPP_E13, NONE),
|
||||
/* E15: BOOTHALT_N */
|
||||
PAD_NC(GPP_E15, NONE),
|
||||
/* E17: */
|
||||
PAD_NC(GPP_E17, NONE),
|
||||
/* E18: */
|
||||
PAD_NC(GPP_E18, NONE),
|
||||
/* E19: */
|
||||
PAD_NC(GPP_E19, NONE),
|
||||
/* E20: */
|
||||
PAD_NC(GPP_E20, NONE),
|
||||
/* E21: */
|
||||
PAD_NC(GPP_E21, NONE),
|
||||
/* E22: */
|
||||
PAD_NC(GPP_E22, NONE),
|
||||
/* E23: */
|
||||
PAD_NC(GPP_E23, NONE),
|
||||
|
||||
/*
|
||||
* GPP_H
|
||||
* Start: GPP_H00
|
||||
* End: GPP_H23
|
||||
*/
|
||||
/* H00: */
|
||||
PAD_NC(GPP_H00, NONE),
|
||||
/* H03: */
|
||||
PAD_NC(GPP_H03, NONE),
|
||||
/* H04: */
|
||||
PAD_NC(GPP_H04, NONE),
|
||||
/* H05: */
|
||||
PAD_NC(GPP_H05, NONE),
|
||||
/* H06: */
|
||||
PAD_NC(GPP_H06, NONE),
|
||||
/* H10: */
|
||||
PAD_NC(GPP_H10, NONE),
|
||||
/* H11: */
|
||||
PAD_NC(GPP_H11, NONE),
|
||||
/* H12: */
|
||||
PAD_NC(GPP_H12, NONE),
|
||||
/* H14: */
|
||||
PAD_NC(GPP_H14, NONE),
|
||||
/* H15: */
|
||||
PAD_NC(GPP_H15, NONE),
|
||||
/* H18: */
|
||||
PAD_NC(GPP_H18, NONE),
|
||||
/* H21: */
|
||||
PAD_NC(GPP_H21, NONE),
|
||||
/* H22: */
|
||||
PAD_NC(GPP_H22, NONE),
|
||||
/* H23: */
|
||||
PAD_NC(GPP_H23, NONE),
|
||||
|
||||
/*
|
||||
* GPP_F
|
||||
* Start: GPP_F00
|
||||
* End: GPP_F23
|
||||
*/
|
||||
/* F00: CNV_BRI_DT */
|
||||
PAD_NC(GPP_F00, NONE),
|
||||
/* F01: CNV_BRI_RSP */
|
||||
PAD_NC(GPP_F01, NONE),
|
||||
/* F03: CNV_RGI_RSP */
|
||||
PAD_NC(GPP_F03, NONE),
|
||||
/* F04: CNVI_RF_RESET_N */
|
||||
PAD_NC(GPP_F04, NONE),
|
||||
/* F05: MODEM_CLKREQ */
|
||||
PAD_NC(GPP_F05, NONE),
|
||||
/* F06: */
|
||||
PAD_NC(GPP_F06, NONE),
|
||||
/* F07: */
|
||||
PAD_NC(GPP_F07, NONE),
|
||||
/* F08: */
|
||||
PAD_NC(GPP_F08, NONE),
|
||||
/* F09: */
|
||||
PAD_NC(GPP_F09, NONE),
|
||||
/* F10: SATAXPCIE_1_SATAGP_1 */
|
||||
PAD_NC(GPP_F10, NONE),
|
||||
/* F11: */
|
||||
PAD_NC(GPP_F11, NONE),
|
||||
/* F12: */
|
||||
PAD_NC(GPP_F12, NONE),
|
||||
/* F14: */
|
||||
PAD_NC(GPP_F14, NONE),
|
||||
/* F15: */
|
||||
PAD_NC(GPP_F15, NONE),
|
||||
/* F16: */
|
||||
PAD_NC(GPP_F16, NONE),
|
||||
/* F17: */
|
||||
PAD_NC(GPP_F17, NONE),
|
||||
/* F18: */
|
||||
PAD_NC(GPP_F18, NONE),
|
||||
/* F19: */
|
||||
PAD_NC(GPP_F19, NONE),
|
||||
/* F22: */
|
||||
PAD_NC(GPP_F22, NONE),
|
||||
/* F23: */
|
||||
PAD_NC(GPP_F23, NONE),
|
||||
|
||||
/*
|
||||
* GPP_S
|
||||
* Start: GPP_S00
|
||||
* End: GPP_S07
|
||||
*/
|
||||
/* S00: */
|
||||
PAD_NC(GPP_S00, NONE),
|
||||
/* S01: */
|
||||
PAD_NC(GPP_S01, NONE),
|
||||
/* S02: */
|
||||
PAD_NC(GPP_S02, NONE),
|
||||
/* S03: */
|
||||
PAD_NC(GPP_S03, NONE),
|
||||
/* S04: */
|
||||
PAD_NC(GPP_S04, NONE),
|
||||
/* S05: */
|
||||
PAD_NC(GPP_S05, NONE),
|
||||
/* S06: */
|
||||
PAD_NC(GPP_S06, NONE),
|
||||
/* S07: */
|
||||
PAD_NC(GPP_S07, NONE),
|
||||
|
||||
/*
|
||||
* GPP_B
|
||||
* Start: GPP_B00
|
||||
* End: GPP_B23
|
||||
*/
|
||||
/* B01: */
|
||||
PAD_NC(GPP_B01, NONE),
|
||||
/* B02: */
|
||||
PAD_NC(GPP_B02, NONE),
|
||||
/* B03: */
|
||||
PAD_NC(GPP_B03, NONE),
|
||||
/* B05: */
|
||||
PAD_NC(GPP_B05, NONE),
|
||||
/* B06: */
|
||||
PAD_NC(GPP_B06, NONE),
|
||||
/* B07: */
|
||||
PAD_NC(GPP_B07, NONE),
|
||||
/* B08: */
|
||||
PAD_NC(GPP_B08, NONE),
|
||||
/* B09: */
|
||||
PAD_NC(GPP_B09, NONE),
|
||||
/* B10: */
|
||||
PAD_NC(GPP_B10, NONE),
|
||||
/* B11: */
|
||||
PAD_NC(GPP_B11, NONE),
|
||||
/* B12: */
|
||||
PAD_NC(GPP_B12, NONE),
|
||||
/* B15: */
|
||||
PAD_NC(GPP_B15, NONE),
|
||||
/* B17: */
|
||||
PAD_NC(GPP_B17, NONE),
|
||||
/* B20: */
|
||||
PAD_NC(GPP_B20, NONE),
|
||||
/* B21: */
|
||||
PAD_NC(GPP_B21, NONE),
|
||||
/* B22: */
|
||||
PAD_NC(GPP_B22, NONE),
|
||||
/* B23: */
|
||||
PAD_NC(GPP_B23, NONE),
|
||||
|
||||
/*
|
||||
* GPP_D
|
||||
* Start: GPP_D00
|
||||
* End: GPP_D23
|
||||
*/
|
||||
/* D00: */
|
||||
PAD_NC(GPP_D00, NONE),
|
||||
/* D01: */
|
||||
PAD_NC(GPP_D01, NONE),
|
||||
/* D02: */
|
||||
PAD_NC(GPP_D02, NONE),
|
||||
/* D03: */
|
||||
PAD_NC(GPP_D03, NONE),
|
||||
/* D04: */
|
||||
PAD_NC(GPP_D04, NONE),
|
||||
/* D05: */
|
||||
PAD_NC(GPP_D05, NONE),
|
||||
/* D06: SML0BALERT# */
|
||||
PAD_NC(GPP_D06, NONE),
|
||||
/* D07: */
|
||||
PAD_NC(GPP_D07, NONE),
|
||||
/* D08: */
|
||||
PAD_NC(GPP_D08, NONE),
|
||||
/* D09: */
|
||||
PAD_NC(GPP_D09, NONE),
|
||||
/* D14: */
|
||||
PAD_NC(GPP_D14, NONE),
|
||||
/* D15: */
|
||||
PAD_NC(GPP_D15, NONE),
|
||||
/* D16: */
|
||||
PAD_NC(GPP_D16, NONE),
|
||||
/* D18: */
|
||||
PAD_NC(GPP_D18, NONE),
|
||||
/* D19: */
|
||||
PAD_NC(GPP_D19, NONE),
|
||||
/* D22: */
|
||||
PAD_NC(GPP_D22, NONE),
|
||||
/* D23: */
|
||||
PAD_NC(GPP_D23, NONE),
|
||||
};
|
||||
|
||||
|
|
|
|||
Loading…
Add table
Add a link
Reference in a new issue